조합논리 회로기억회로의 구성 및 작동 원리
순차회로
조합 회로는 입력과 출력을 가진 논리 게이트의 집합으로 출력은 현재의 입력(0, 1)값과 조합의 함수이며,
순차 논리회로는 게이트 뿐만 아니라 기억 능력이 있는 플립플롭(Flip-Flop)으로 구성된다.
조합 회로의 설계 절차1. 문제가 제시 된다.
2. 입력과 출력 변수에 문자 기호를 붙인다.
3. 입력과 출력사이의 관계를 정의하는 진리표를 유도한다.
4. 각 출력에 대한 간소화된 부울 함수를 얻는다
5. 논리도를 작성한다.
대표적인 조합 회로가산기(Adder)
두개(그 이상)의 입력을 받아 결과물을 출력하는 조합논리 회로
- 반가산기(Half Adder)
- 전가산기(Full Adder)
멀티플렉서(Multiplexer)
다수의 입력 선 중 하나만을 선별적(시그널 조작)으로 출력 가능하게 해주는 조합논리 회로
디멀티플렉서(Demultiplexer)
하나의 입력 선(값)을 다수개의 출력선으로 분해하는 기능의 조합회로(멀티플렉서의 역 기능)
십진수를 이진수 출력으로 바꿔서 출력하는데 사용 가능
플립플롭(Flip-Flop)-Register대부분의 디지털 시스템들이 조합회로를 가지고 있는 것은 사실이지만, 대부분의 경우 순차회로로 구현되는
저장요소를 필요로 한다.
R-S 래치(Latch)
D 플립플롭
순차회로플립플롭(Flip Flop)과 게이트를 서로 연결할 것이다. 게이트들로만 이루어진 회로는 조합회로이지만,
플립플롭이 포함될 때 순차 회로가 된다.
순차회로의 상태표와 상태도
순차회로의 특성은 입력, 출력 및 플립플럽의 상태로부터 특정 지어진다.
출력과 다음 상태는 모두 입력과 현 상태의 함수이다. 이사이의 관계를 상태표라 한다.